현재 위치 - 중국 분류 정보 발표 플랫폼 - 생활 서비스 정보 - 통합 연산 증폭기의 특징은 무엇입니까?

통합 연산 증폭기의 특징은 무엇입니까?

(1) 통합 연산 증폭기 작업 선형 영역의 특징:

1, 가상 짧은: 통합 연산 배치 작업 선형 영역, 같은 끝과 반대 끝의 전압이 거의 동일하기 때문에 거짓 단락, 짧은 가상 단락이라고 합니다.

2, 가상 휴식: 통합 연산 증폭기 작업 선형 영역, 동일 및 반대 쪽 끝으로 흐르는 전류는 거의 0 이므로 거짓 개방 회로, 간단히 가상 단단이라고 합니다. (데이비드 아셀, Northern Exposure (미국 TV 드라마), 성공명언)

(2) 비선형 영역에서 통합 연산 증폭기 작업의 특성:

동상 끝 전압이 역상 끝 전압보다 큰 경우, 즉 U+ 가 U- 보다 큰 경우 Uo 는+uom 과 같습니다. 동상 끝 전압이 역상 끝 전압보다 작은 경우, 즉 U+ 가 U- 보다 작은 경우 Uo 는 -Uom 과 같습니다.

확장 데이터

(1) 통합 연산 증폭기 작업의 선형 작동 상태에 대한 가장 기본적인 응용 회로는 역비례 컴퓨팅 회로로 나눌 수 있으며, 동일한 비례 컴퓨팅 회로로 나눌 수 있습니다.

(2) 통합 연산 증폭기

통합 연산 증폭기는 내장형 연산 증폭기라고 불리며, 내부는 직접 결합된 다단 증폭기로, 전체 회로는 입력급, 중간급, 출력급 세 부분으로 나눌 수 있다.

입력 레벨은 차동 증폭 회로를 사용하여 제로 드리프트를 제거하고 간섭을 억제합니다. 중간 레벨은 일반적으로 * * * 이미 터 회로를 사용하여 충분한 전압 이득을 얻습니다. 출력급은 일반적으로 보완 대칭 증폭기 회로를 사용하여 충분한 전압과 전류를 출력하며, 그 출력 저항은 작고 부하 용량은 강하다.

통합 연산 증폭기는 일반적으로 입력, 출력, 바이어스 회로 및 중간 세트의 네 부분으로 구성됩니다.

바이두 백과-통합 연산