집적 회로 레이아웃 설계는 EDA 설계 도구를 활용하고 회로 구조도에 따라 반도체 웨이퍼에 회로 기능을 구현하는 그래픽 설계 프로세스입니다. 집적 회로 레이아웃 설계는 Cadence 소프트웨어를 기반으로 하는 집적 회로 레이아웃 설계 원리, 편집 및 검증 방법에 대해 설명합니다. 책 ***9 장, 1 ~ 3 장에서는 학습 레이아웃 설계에 필요한 반도체 부품 및 집적 회로의 원리와 제조 공정을 설명하고, 4 장에서는 비행기에 반드시 익혀야 하는 UNIX 운영 체제와 Cadence 소프트웨어의 기본 사항을 소개하고, 5 장에서는 CMOS 집적 회로의 레이아웃 설계를 소개하고, 6 장에서는 레이아웃 검증을 소개하고, 7 장에서는 칩 주변 장치와 저항 요소의 설계를 소개합니다. 7 장에서는 칩 주변 장치와 음용 컴포넌트의 설계를 소개하고, 8 장에서는 CMOS 아날로그 집적 회로 및 양극형 집적 회로의 레이아웃 설계를 소개하고, 9 장에서는 레이아웃 설계 경험과 예를 소개합니다. 6 개의 부록에서는 버전 설계 규칙, 검증 문서 작성에 일반적으로 사용되는 일부 전집 및 부품 기호 비교에 대해 설명합니다.