통합 연산 증폭기 내부는 () 레벨, () 레벨, () 레벨 및 () 회로로 구성됩니다
< /p>
통합 연산 증폭기 내부는 차동 입력 레벨, 중간 확대 레벨 및 출력 레벨로 구성됩니다. < /p>
통합 연산 증폭 회로는 반도체의 통합 공정을 활용하여 회로, 회로 시스템 및 컴포넌트 3 의 결합을 실현하는 직접 결합 다중 레벨 증폭 회로입니다. 통합 연산 증폭기의 모델은 다양하지만 가장 일반적으로 사용되는 것은 범용 통합 연산 증폭기로, 내부 회로는 일반적으로 차등 입력, 중간 및 보완 출력 레벨이며 다양한 전류 소스 회로를 갖추고 있습니다. < /p>
통합 연산 증폭기는 고전압 게인, 높은 입력 저항 및 낮은 출력 저항의 다단계 직접 결합 증폭 회로입니다. 전압 확대급의 주요 역할은 전압 게인을 높이는 것으로, 1 차 또는 다단 증폭 회로로 구성될 수 있습니다. 출력 레벨은 일반적으로 출력 저항을 줄이고 벨트 부하 용량을 향상시키기 위해 전압 추적기 또는 보완 전압 추적기로 구성됩니다. 바이어스 회로는 모든 수준에 적절한 작동 전류를 제공하는 것입니다. < /p >