Fir 디지털 필터 기본 네트워크 구조 유형 계단식, 직접, 선형 위상 제한 펄스 응답 시스템 네트워크 구조, 주파수 샘플링 정보 등
직접 FIR 필터의 단위 충격 응답 h(n) 가 길이가 N 인 시퀀스인 경우 필터 시스템 함수는 관계식입니다. 계단식 필터의 전송 원점을 제어해야 하는 경우 H(z) 를 실수 계수 2 차 계수의 곱 형식으로 분해할 수 있습니다.
선형 위상 구조 FIR 필터의 선형 위상 구조에는 h(n) 가 짝대칭이든 짝대칭이든 짝대칭이든 짝대칭이 있습니다. 주파수 샘플링 구조는 계수로 필터를 매개변수화하는 구현 구조이며, 유한 길이 시퀀스는 동일한 길이의 주파수 영역 샘플링 값에 의해 고유하게 결정될 수 있습니다. FIR 필터에 들어가기 전에 A/D 장치를 통해 아날로그 신호를 디지털 신호로 변환합니다.
전나무 필터 작동 방식
FIR 필터에 들어가기 전에 먼저 A/D 장치를 통해 아날로그 신호를 디지털 신호로 변환합니다. 신호 처리가 왜곡되지 않도록 하려면 신호의 샘플링 속도가 향농샘플링 정리를 만족시켜야 하며, 일반적으로 신호 주파수 상한선의 4 ~ 5 배를 샘플링 주파수로 사용해야 합니다. 일반적으로 사용 가능한 속도가 높은 연속 강제 A/D 변환기는 곱셈 누적 방법이나 분산 알고리즘을 사용하여 FIR 필터를 설계하든 필터에 의해 출력되는 데이터는 직관적으로 반응할 수 있도록 일련의 시퀀스입니다.
디지털 아날로그 변환도 필요하므로 FPGA 로 구성된 FIR 필터의 출력은 외부 D/A 모듈이 필요합니다. FPGA 는 규칙적인 내부 논리 어레이와 풍부한 연결 자원을 갖추고 있어 디지털 신호 처리 작업에 특히 적합합니다. 직렬 연산이 주도하는 범용 DSP 칩에 비해 병렬 및 확장성이 우수하며 FPGA 곱하기 누적된 고속 알고리즘을 사용하여 고속 FIR 디지털 필터를 설계할 수 있습니다.
위 내용 참조: 바이두 백과-전나무 필터